74LS76 Flip Flop Dual JK Dual con Preset y Clear Dip-16

https://electrofranko.mifactura.digital/web/image/product.template/2197/image_1920?unique=67a1b10

S/ 7.50 7.5 PEN S/ 7.50

S/ 7.50

Not Available For Sale

Esta combinación no existe.

Términos y condiciones
Envío: 2-3 días laborales


Referencia Interna: 74LS76

Circuito Integrado 74LS76 – Flip-Flops JK Duales con Preset y Clear

El 74LS76 contiene dos flip-flops JK independientes de tipo maestro-esclavo con entradas de preset, clear, reloj y salidas complementarias Q y ¬Q. Los flip-flops responden al flanco positivo del reloj y facilitan operaciones de almacenamiento, división de frecuencia, cambio de estado condicional o sincronización. Las señales de borrado y preset son asíncronas y dominan sobre la operación normal. El 74LS76 está ampliamente difundido en sistemas de control digital, lógica secuencial y automatización.

Especificaciones Técnicas

Tipo de dispositivoFlip-Flop JK dual con preset y clear
Familia lógica74LS TTL
Voltaje nominal5 V (4.75 V - 5.25 V)
Corriente típica10 mA
Pines16 (DIP-16 / SOIC-16)
Tiempo de propagación22 ns
Preset y ClearActivos en nivel bajo
Entrada de triggerCLK positivo (↑)
EncapsuladoDIP-16, SOIC-16
Temperatura operación0 °C a 70 °C
Disipación70 mW
CompatibilidadTTL estándar
CI 74LS76

Usos Comunes del 74LS76

  • • Contadores binarios: Construcción de contadores síncronos/divisores.
  • • Máquinas de estado: Registro secuencial de estados con control por eventos.
  • • Flip-flop Toggle: División de frecuencia mediante realimentación de Q a J/K.
  • • Lógica secuencial: Diseño de FSM y controladores de proceso.
  • • Prácticas educativas: Ideal para aprender lógica JK y funciones asíncronas.

Consultar ficha técnica (Datasheet)

Descarga la hoja de datos oficial del 74LS76 con esquemas, curvas y uso práctico.

Descargar Datasheet (PDF)