74LS273 Registro de 8 BITS con CLEAR, Circuito
Referencia Interna:
74LS273
Circuito Integrado 74LS273 – Flip-Flops Octales tipo D con Clear
El 74LS273 es un registro de almacenamiento octal que contiene ocho flip-flops tipo D con entradas paralelas y una entrada de reloj común. Cada flip-flop tiene una salida distinta, y todos comparten una entrada de borrado (“Clear”) asíncrona activa baja. Este dispositivo se utiliza ampliamente para el almacenamiento temporal de datos en buses, interfaces paralelas y sistemas de control digital. Su diseño permite el almacenamiento síncrono en el flanco ascendente de la señal de reloj, lo que lo hace muy eficiente para su uso en registros de propósito general, latches de microprocesadores y estructuras de pipeline. Está disponible en encapsulados DIP-20 y SOIC-20.
Especificaciones Técnicas
| Tipo de dispositivo | Registro octal de flip-flops D con clear asíncrono |
|---|---|
| Familia lógica | 74LS TTL (Low Power Schottky) |
| Voltaje de alimentación nominal | 5 V (rango: 4.75 V – 5.25 V) |
| Corriente de consumo típica | 16 mA |
| Número de pines | 20 (DIP-20 / SOIC-20) |
| Tiempo de propagación (tpd) | 25 ns (típico clock → Q) |
| Ancho de pulso mínimo (tw) | 20 ns |
| Ancho de pulso máximo | No aplica (lógica secuencial) |
| Encapsulado disponible | DIP-20, SOIC-20 |
| Rango de temperatura de operación | 0 °C a 70 °C (comercial) |
| Disipación de potencia típica | 80 mW |
| Compatibilidad TTL/CMOS | Compatible con niveles TTL estándar |
| Fan-out (carga de salida) | 10 entradas TTL LS estándar |
| Entrada de trigger | Reloj común con Clear asíncrono |
Consultar ficha técnica (Datasheet)
Descarga la hoja de datos del 74LS273 con sus principales especificaciones eléctricas.
Descargue su Datasheet (PDF)